Pour voir les autres types de publications sur ce sujet consultez le lien suivant : Electronic chips.

Livres sur le sujet « Electronic chips »

Créez une référence correcte selon les styles APA, MLA, Chicago, Harvard et plusieurs autres

Choisissez une source :

Consultez les 50 meilleurs livres pour votre recherche sur le sujet « Electronic chips ».

À côté de chaque source dans la liste de références il y a un bouton « Ajouter à la bibliographie ». Cliquez sur ce bouton, et nous générerons automatiquement la référence bibliographique pour la source choisie selon votre style de citation préféré : APA, MLA, Harvard, Vancouver, Chicago, etc.

Vous pouvez aussi télécharger le texte intégral de la publication scolaire au format pdf et consulter son résumé en ligne lorsque ces informations sont inclues dans les métadonnées.

Parcourez les livres sur diverses disciplines et organisez correctement votre bibliographie.

1

Mermet, Jean. Electronic Chips & Systems Design Languages. Boston, MA : Springer US, 2001.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
2

Jean-Michel, Mermet, dir. Electronic chips & systems design languages. Boston : Kluwer Academic Publishers, 2001.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
3

Mermet, Jean, dir. Electronic Chips & ; Systems Design Languages. Boston, MA : Springer US, 2001. http://dx.doi.org/10.1007/978-1-4757-3326-6.

Texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
4

Vajda, András. Programming many-core chips. New York, NY : Springer, 2011.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
5

A, Harper Charles, dir. Electronic assembly fabrication : Chips, circuit boards, packages, and components. New York : McGraw-Hill, 2002.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
6

Vajda, András. Programming many-core chips. New York, NY : Springer, 2011.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
7

Salinas, David. Stresses in solder joints of electronic packages. Monterey, Calif : Naval Postgraduate School, 1991.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
8

service), SpringerLink (Online, dir. Focal-Plane Sensor-Processor Chips. New York, NY : Springer Science+Business Media, LLC, 2011.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
9

In the matter of certain GPS chips, associated software and systems, and products containing same : Investigation no. 337-TA-596. Washington, DC : U.S. International Trade Commission, 2010.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
10

Tong, Ho-Ming. Advanced Flip Chip Packaging. Boston, MA : Springer US, 2013.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
11

Yoo, Hoi-Jun. Low-power NoC for high-performance SoC design. Boca Raton, Fl : Taylor & Francis, 2008.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
12

Bashir, Al-Hashimi, et Institution of Electrical Engineers, dir. System-on-chip : Next generation electronics. London : Institution of Electrical Engineers, 2006.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
13

Inc, Technical Insights, dir. Molecular electronics : Beyond the silicon chip. 2e éd. Fort Lee, N.J : Technical Insights, 1985.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
14

Pasricha, Sudeep. On-chip communication architectures : System on chip interconnect. Amsterdam : Elsevier / Morgan Kaufmann Publishers, 2008.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
15

Pasricha, Sudeep. On-chip communication architectures : System on chip interconnect. Boston : Elsevier/Morgan Kaufmann, 2008.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
16

Western Electronic Show and Convention (1998 Anaheim, Calif.). Wescon/98 : Systems-on-a-chip - next generation IP networks, chip-level design, system design, embedded systems, aerospace applications, quality/reliability/test, EDA, system environment, system interface, wireless system design, network system design, bio-medical systems : conference proceedings : Anaheim Convention Center, Anaheim, California, September 15-17, 1998. [New York] : Institute of Electrical and Electronics Engineers, 1998.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
17

Dao zhuang xin pian feng zhuang de xia tian chong liu dong yan jiu. Beijing : Ke xue chu ban she, 2008.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
18

Vardaman, Jan. Flip chip markets and infrastructure developments. Austin, Tex : TechSearch International, 2001.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
19

Chakrabarty, Krishnendu. Test resource partitioning for system-on-a-chip. Boston : Kluwer Academic Publishers, 2002.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
20

Riko, Radojcic, et Rao Gopal K, dir. Guidebook for managing silicon chip reliability. Boca Raton, Fla : CRC Press, 1999.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
21

United States. National Aeronautics and Space Administration., dir. Final design and integration of micro-chip inductive edge sensors for the seven segment demonstrator : Final report for testing of integrated edge sensors in test packages. [Washington, DC : National Aeronautics and Space Administration, 1997.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
22

Mukutmoni, Devadatta. AMPHIB : A users manual. Monterey, Calif : Naval Postgraduate School, 1993.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
23

1959-, Bailey Brian, et Piziali Andrew, dir. ESL design and verification : A prescription for electronic system-level methodology. Boston : Elsevier, 2007.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
24

Fayez, Gebali, Elmiligi Haytham et El-Kharashi Mohamed Watheq, dir. Networks-on-chips : Theory and practice. Boca Raton : Taylor & Francis, 2009.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
25

Reflow soldering processes and troubleshooting : SMT, BGA, CSP and flip chip technologies. Boston : Newnes, 2002.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
26

Ismail, Yehea I. On-chip inductance in high speed integrated circuits. Boston : Kluwer Academic Publishers, 2001.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
27

Ismail, Yehea I. On-chip inductance in high speed integrated circuits. Boston : Kluwer Academic Publishers, 2001.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
28

Henshaw, John McAdam. An investigation of electronic techniques in plastic-based integrated chip cards. [s.l : The Author], 1998.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
29

Tanzawa, Toru. On-chip High-Voltage Generator Design. New York, NY : Springer New York, 2013.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
30

Tanzawa, Toru. On-chip high-voltage generator design. New York : Springer, 2013.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
31

1955-, Paterson Peter, et Singh Leena 1971-, dir. System-On-A-Chip verification : Methodology and techniques. Boston, MA : Kluwer Academic Publishers, 2001.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
32

Rashinkar, Prakash. System-On-A-Chip verification : Methodology and techniques. Boston, MA : Kluwer Academic Publishers, 2001.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
33

H, Lau John, dir. Chip on board technologies for multichip modules. New York : Van Nostrand Reinhold, 1994.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
34

Rodolfo, Azevedo, Santos Luiz et SpringerLink (Online service), dir. Electronic System Level Design : An Open-Source Approach. Dordrecht : Springer Science+Business Media B.V., 2011.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
35

Mermet, J. Electronic Chips & Systems Design Languages (The Chdl Series). Springer, 2001.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
36

Vajda, András. Programming Many-Core Chips. Springer, 2014.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
37

Vajda, András. Programming Many-Core Chips. Springer, 2011.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
38

Zarándy, Ákos. Focal-Plane Sensor-Processor Chips. Springer, 2014.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
39

Stringham, Gary. RTL Design Practices : How to Design FPGAs, ASICs, ASSPs, and Other Chips to Improve Firmware Development. Pearson Education, Limited, 2020.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
40

Study of conformal coating on chip-on-board technology for space applications. Greenbelt, Md : National Aeronautics and Space Administration, Goddard Space Flight Center, 1997.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
41

Atom chips . Germany : Wiley-VCH, 2011.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
42

Wong, C. P., Ho-Ming Tong et Yi-Shao Lai. Advanced Flip Chip Packaging. Springer, 2016.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
43

Wong, C. P., Ho-Ming Tong et Yi-Shao Lai. Advanced Flip Chip Packaging. Springer, 2013.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
44

Low-Power NoC for High-Performance SoC Design (System-on-Chip Design and Technologies). CRC, 2008.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
45

Yoo, Hoi-Jun, Kangmin Lee et Jun Kyong Kim. Low-Power NoC for High-Performance SoC Design. Taylor & Francis Group, 2018.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
46

Yoo, Hoi-Jun, Kangmin Lee et Jun Kyong Kim. Low-Power Noc for High-Performance Soc Design. Taylor & Francis Group, 2008.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
47

Yoo, Hoi-Jun, Kangmin Lee et Jun Kyong Kim. Low-Power NoC for High-Performance SoC Design. Taylor & Francis Group, 2018.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
48

Yoo, Hoi-Jun, Kangmin Lee et Jun Kyong Kim. Low-Power NoC for High-Performance SoC Design. Taylor & Francis Group, 2018.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
49

habchi, Marouane El. No More Regret : The Electronic Chip. Independently Published, 2022.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
50

Wescon/98 : Systems-on-a-chip - next generation IP networks, chip-level design, system design, embedded systems, aerospace applications, quality/reliability/test, ... Anaheim, California, September 15-17, 1998. IEEE Service Center, 1998.

Trouver le texte intégral
Styles APA, Harvard, Vancouver, ISO, etc.
Nous offrons des réductions sur tous les plans premium pour les auteurs dont les œuvres sont incluses dans des sélections littéraires thématiques. Contactez-nous pour obtenir un code promo unique!

Vers la bibliographie