Zeitschriftenartikel zum Thema „ANALYSIS OF CMOS“
Geben Sie eine Quelle nach APA, MLA, Chicago, Harvard und anderen Zitierweisen an
Machen Sie sich mit Top-50 Zeitschriftenartikel für die Forschung zum Thema "ANALYSIS OF CMOS" bekannt.
Neben jedem Werk im Literaturverzeichnis ist die Option "Zur Bibliographie hinzufügen" verfügbar. Nutzen Sie sie, wird Ihre bibliographische Angabe des gewählten Werkes nach der nötigen Zitierweise (APA, MLA, Harvard, Chicago, Vancouver usw.) automatisch gestaltet.
Sie können auch den vollen Text der wissenschaftlichen Publikation im PDF-Format herunterladen und eine Online-Annotation der Arbeit lesen, wenn die relevanten Parameter in den Metadaten verfügbar sind.
Sehen Sie die Zeitschriftenartikel für verschiedene Spezialgebieten durch und erstellen Sie Ihre Bibliographie auf korrekte Weise.
LIAO, HAIFANG, WAYNE WEI-MING DAI und RUI WANG. „A NEW CMOS DRIVER MODEL FOR TRANSIENT ANALYSIS AND POWER DISSIPATION ANALYSIS“. International Journal of High Speed Electronics and Systems 07, Nr. 02 (Juni 1996): 269–85. http://dx.doi.org/10.1142/s0129156496000116.
Der volle Inhalt der QuelleCheyette, Oren. „OAS Analysis for CMOs“. Journal of Portfolio Management 20, Nr. 4 (31.07.1994): 53–66. http://dx.doi.org/10.3905/jpm.1994.409485.
Der volle Inhalt der QuelleJomaah, Jalal, Majida Fadlallah und Gerard Ghibaudo. „Low Frequency Noise Analysis in Advanced CMOS Devices“. Advanced Materials Research 324 (August 2011): 441–44. http://dx.doi.org/10.4028/www.scientific.net/amr.324.441.
Der volle Inhalt der QuelleSheikh, Shireen T. „Comparative Analysis of CMOS OTA“. IOSR journal of VLSI and Signal Processing 1, Nr. 3 (2012): 01–05. http://dx.doi.org/10.9790/4200-0130105.
Der volle Inhalt der QuelleSchmitt-Landsiedel, D. „Yield Analysis of CMOS Ics“. Solid State Phenomena 57-58 (Juli 1997): 327–36. http://dx.doi.org/10.4028/www.scientific.net/ssp.57-58.327.
Der volle Inhalt der QuelleDimitrijev, S., und N. Stojadinović. „Analysis of CMOS transistor instabilities“. Solid-State Electronics 30, Nr. 10 (Oktober 1987): 991–1003. http://dx.doi.org/10.1016/0038-1101(87)90090-6.
Der volle Inhalt der QuelleGajare, Milind, und Shedge D.K. „CMOS Trans Conductance based Instrumentation Amplifier for Various Biomedical Signal Analysis“. NeuroQuantology 20, Nr. 5 (30.04.2022): 53–60. http://dx.doi.org/10.14704/nq.2022.20.5.nq22148.
Der volle Inhalt der QuelleYao, Hong Tao, Zi Qiang Wang, Yuan Bao Gu und Zhen Gang Jiang. „Analysis of Black Level Calibration Algorithm for CIS“. Applied Mechanics and Materials 599-601 (August 2014): 1397–402. http://dx.doi.org/10.4028/www.scientific.net/amm.599-601.1397.
Der volle Inhalt der QuellePrajapati, Pankaj P., Anilkumar J. Kshatriya, Sureshbhai L. Bharvad und Abhay B. Upadhyay. „Performance analysis of CMOS based analog circuit design with PVR variation“. Bulletin of Electrical Engineering and Informatics 12, Nr. 1 (01.02.2023): 141–48. http://dx.doi.org/10.11591/eei.v12i1.4357.
Der volle Inhalt der QuelleCho, Won-ho, und Ki-sang Hong. „Affine Motion Based CMOS Distortion Analysis and CMOS Digital Image Stabilization“. IEEE Transactions on Consumer Electronics 53, Nr. 3 (August 2007): 833–41. http://dx.doi.org/10.1109/tce.2007.4341553.
Der volle Inhalt der QuelleXiong, Qi, Shao Hua Zhou und Jiang Ping Zeng. „The Analysis of Device Model in CMOS Integrated Temperature Sensor“. Advanced Materials Research 986-987 (Juli 2014): 1600–1605. http://dx.doi.org/10.4028/www.scientific.net/amr.986-987.1600.
Der volle Inhalt der QuelleProf. Nikhil Surkar. „Design and Analysis of Optimized Fin-FETs“. International Journal of New Practices in Management and Engineering 4, Nr. 04 (31.12.2015): 01–06. http://dx.doi.org/10.17762/ijnpme.v4i04.39.
Der volle Inhalt der QuelleMun, Hye Jin, Min Su Cho, Jun Hyeok Jung, Won Douk Jang, Sang Ho Lee, Jaewon Jang, Jin-Hyuk Bae und In Man Kang. „Analysis of Logic Inverter Based on Polycrystalline Silicon with Single Grain Boundary“. Journal of Nanoscience and Nanotechnology 20, Nr. 11 (01.11.2020): 6616–21. http://dx.doi.org/10.1166/jnn.2020.18769.
Der volle Inhalt der QuelleLe, H. P., A. Zayegh und J. Singh. „Performance analysis of optimised CMOS comparator“. Electronics Letters 39, Nr. 11 (2003): 833. http://dx.doi.org/10.1049/el:20030546.
Der volle Inhalt der QuelleZhao, Zhixing, Sebastian Magierowski und Leonid Belostotski. „Linearity Analysis of CMOS Parametric Upconverters“. IEEE Access 8 (2020): 190906–21. http://dx.doi.org/10.1109/access.2020.3032397.
Der volle Inhalt der QuelleVerhelst, M., und B. Murmann. „Area scaling analysis of CMOS ADCs“. Electronics Letters 48, Nr. 6 (2012): 314. http://dx.doi.org/10.1049/el.2012.0253.
Der volle Inhalt der QuelleKress, Rainer, Elmar Melcher, Reiner Hartenstein und Michel Dana. „CMOS interconnect modelling for timing analysis“. Microprocessing and Microprogramming 37, Nr. 1-5 (Januar 1993): 7–10. http://dx.doi.org/10.1016/0165-6074(93)90004-5.
Der volle Inhalt der Quellebin Rosly, Hasrul Nisham, Mamun bin Ibne Reaz, Noorfazila Kamal und Fazida Hanim Hashim. „Design and Analysis of CMOS Linear Feedback Shift Registers for Low Power Application“. Applied Mechanics and Materials 833 (April 2016): 111–18. http://dx.doi.org/10.4028/www.scientific.net/amm.833.111.
Der volle Inhalt der QuelleSharma, Prakash. „Performance Analysis of Ring Oscillators and Current-Starved VCO in 45-nm CMOS Technology“. International Journal for Research in Applied Science and Engineering Technology 10, Nr. 1 (31.01.2022): 732–37. http://dx.doi.org/10.22214/ijraset.2022.39908.
Der volle Inhalt der QuelleLee, Sangho, und Edwin W. Greeneich. „CMOS Delay and Power Model Equations for Simultaneous Transistor and Interconnect Wire Analysis and Optimization“. VLSI Design 15, Nr. 3 (01.01.2002): 619–28. http://dx.doi.org/10.1080/1065514021000012237.
Der volle Inhalt der QuellePatel, Ambresh, und Ritesh Sadiwala. „Performance Analysis of Various Complementary Metaloxide Semiconductor Logics for High Speed Very Large Scale Integration Circuits“. SAMRIDDHI : A Journal of Physical Sciences, Engineering and Technology 15, Nr. 01 (30.01.2023): 91–95. http://dx.doi.org/10.18090/10.18090/samriddhi.v15i01.13.
Der volle Inhalt der QuelleLi, Ming Jing, Yu Bing Dong und Guang Liang Cheng. „Multiple CMOS Intersection Measuring System Modeling and Analysis“. Advanced Materials Research 614-615 (Dezember 2012): 1299–302. http://dx.doi.org/10.4028/www.scientific.net/amr.614-615.1299.
Der volle Inhalt der QuelleZhang, Yichen. „Comparative analysis of logic gates based on CMOS, FINFET, and CNFET: Characteristics and simulation insights“. Theoretical and Natural Science 26, Nr. 1 (20.12.2023): 44–53. http://dx.doi.org/10.54254/2753-8818/26/20241011.
Der volle Inhalt der QuelleAnusha, N., und T. Sasilatha. „Performance Analysis of Wide AND OR Structures Using Keeper Architectures in Various Complementary Metal Oxide Semiconductors Technologies“. Journal of Computational and Theoretical Nanoscience 13, Nr. 10 (01.10.2016): 6999–7008. http://dx.doi.org/10.1166/jctn.2016.5660.
Der volle Inhalt der QuelleChen, Jiahao. „Integrated circuit design based on CMOS technology principle and its application in GPU“. Theoretical and Natural Science 12, Nr. 1 (17.11.2023): 141–46. http://dx.doi.org/10.54254/2753-8818/12/20230454.
Der volle Inhalt der QuellePanwar, Shikha, Mayuresh Piske und Aatreya Vivek Madgula. „Performance Analysis of Modified Drain Gating Techniques for Low Power and High Speed Arithmetic Circuits“. VLSI Design 2014 (15.07.2014): 1–5. http://dx.doi.org/10.1155/2014/380362.
Der volle Inhalt der QuelleKAKKAR, VIPAN. „PERFORMANCE ANALYSIS OF CMOS FOR HIGH SPEED MIXED SIGNAL CIRCUITS“. Journal of Circuits, Systems and Computers 20, Nr. 06 (Oktober 2011): 1067–74. http://dx.doi.org/10.1142/s0218126611007761.
Der volle Inhalt der QuelleR.Rajprabu, R. Rajprabu. „Performance Analysis of CMOS and FinFET Logic“. IOSR journal of VLSI and Signal Processing 2, Nr. 1 (2013): 01–06. http://dx.doi.org/10.9790/4200-0210106.
Der volle Inhalt der QuelleZHANG Jing-shui, 张镜水, 孔令琴 KONG Lingqin, 董立泉 DONG Li-quan und 赵跃进 ZHAO Yue-jin. „Terahertz CMOS transistor model and experimental analysis“. Optics and Precision Engineering 25, Nr. 12 (2017): 3128–36. http://dx.doi.org/10.3788/ope.20172512.3128.
Der volle Inhalt der QuelleWang, Fei, und Albert Theuwissen. „Linearity analysis of a CMOS image sensor“. Electronic Imaging 2017, Nr. 11 (29.01.2017): 84–90. http://dx.doi.org/10.2352/issn.2470-1173.2017.11.imse-191.
Der volle Inhalt der QuelleSanghoon Kang, Byounggi Choi und Bumman Kim. „Linearity analysis of CMOS for RF application“. IEEE Transactions on Microwave Theory and Techniques 51, Nr. 3 (März 2003): 972–77. http://dx.doi.org/10.1109/tmtt.2003.808709.
Der volle Inhalt der QuellePinto, M. R., und R. W. Dutton. „Accurate trigger condition analysis for CMOS latchup“. IEEE Electron Device Letters 6, Nr. 2 (Februar 1985): 100–102. http://dx.doi.org/10.1109/edl.1985.26057.
Der volle Inhalt der QuelleRangavajjhala, V. S., B. L. Bhuva und S. E. Kerns. „Statistical degradation analysis of digital CMOS IC's“. IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems 12, Nr. 6 (Juni 1993): 837–44. http://dx.doi.org/10.1109/43.229759.
Der volle Inhalt der QuelleChao, H. J., und C. A. Johnston. „Behavior analysis of CMOS D flip-flops“. IEEE Journal of Solid-State Circuits 24, Nr. 5 (Oktober 1989): 1454–58. http://dx.doi.org/10.1109/jssc.1989.572637.
Der volle Inhalt der QuelleDogan, Hakan, Robert G. Meyer und Ali M. Niknejad. „Analysis and Design of RF CMOS Attenuators“. IEEE Journal of Solid-State Circuits 43, Nr. 10 (Oktober 2008): 2269–83. http://dx.doi.org/10.1109/jssc.2008.2004325.
Der volle Inhalt der QuelleFinvers, I. G., und I. M. Filanovsky. „Analysis of a source-coupled CMOS multivibrator“. IEEE Transactions on Circuits and Systems 35, Nr. 9 (1988): 1182–85. http://dx.doi.org/10.1109/31.7584.
Der volle Inhalt der QuelleSamanta, Jagannath, und Bishnu Prasad De. „Delay analysis of UDSM CMOS VLSI circuits“. Procedia Engineering 30 (2012): 135–43. http://dx.doi.org/10.1016/j.proeng.2012.01.844.
Der volle Inhalt der QuellePittet, P., J. M. Galvan, G. N. Lu, L. J. Blum und B. D. Leca-Bouvier. „CMOS LIF detection system for capillary analysis“. Sensors and Actuators B: Chemical 97, Nr. 2-3 (Februar 2004): 355–61. http://dx.doi.org/10.1016/j.snb.2003.09.021.
Der volle Inhalt der QuelleSharroush, Sherif M. „Analysis of the subthreshold CMOS logic inverter“. Ain Shams Engineering Journal 9, Nr. 4 (Dezember 2018): 1001–17. http://dx.doi.org/10.1016/j.asej.2016.05.005.
Der volle Inhalt der QuelleKim, Kyung Ki. „Analysis of Electromigration in Nanoscale CMOS Circuits“. Journal of the Korea Industrial Information Systems Research 18, Nr. 1 (28.02.2013): 19–24. http://dx.doi.org/10.9723/jksiis.2013.18.1.019.
Der volle Inhalt der QuelleShan, Yu, Zhang Dingkang und Huang Chang. „0.8μm LDD CMOS reliability experiments and analysis“. Journal of Electronics (China) 12, Nr. 1 (Januar 1995): 84–89. http://dx.doi.org/10.1007/bf02684572.
Der volle Inhalt der QuelleG, Minikumari. „Performance Analysis of Deep Sub Micron Two Quadrant Analog Divider Circuits“. International Journal for Research in Applied Science and Engineering Technology 11, Nr. 5 (31.05.2023): 663–68. http://dx.doi.org/10.22214/ijraset.2023.51561.
Der volle Inhalt der Quelle., Gudala Konica, und Sreenivasulu Mamilla . „Design and Analysis of CMOS and CNTFET based Ternary Operators for Scrambling“. Volume 4,Issue 5,2018 4, Nr. 5 (05.01.2019): 575–79. http://dx.doi.org/10.30799/jnst.187.18040530.
Der volle Inhalt der QuelleJeong, Sang-Hun, Nam-Ho Lee, Min-Woong Lee und Seong-Ik Cho. „Analysis of Radiation Effects in CMOS 0.18um Process Unit Devices“. Transactions of The Korean Institute of Electrical Engineers 66, Nr. 3 (01.03.2017): 540–44. http://dx.doi.org/10.5370/kiee.2017.66.3.540.
Der volle Inhalt der QuelleEsonu, M. O., D. Al-Khalili und C. Rozon. „Fault Characterization and Testability Analysis of Emitter Coupled Logic and Comparison with CMOS & BiCMOS Circuits“. VLSI Design 1, Nr. 4 (01.01.1994): 261–76. http://dx.doi.org/10.1155/1994/70696.
Der volle Inhalt der QuelleKamde, Shilpa, Jitesh Shinde, Sanjay Badjate und Pratik Hajare. „Comparative Analysis Domino Logic Based Techniques For VLSI Circuit“. INTERNATIONAL JOURNAL OF COMPUTERS & TECHNOLOGY 12, Nr. 8 (21.03.2014): 3803–8. http://dx.doi.org/10.24297/ijct.v12i8.2998.
Der volle Inhalt der QuelleMačaitis, Vytautas, und Romualdas Navickas. „Analysis of Main LC-VCO Parameters for Multistandard Tranceivers“. Mokslas - Lietuvos ateitis 9, Nr. 3 (04.07.2017): 324–28. http://dx.doi.org/10.3846/mla.2017.1043.
Der volle Inhalt der QuelleWagaj, S. C., und S. C. Patil. „Performance Analysis of CMOS Circuits using Shielded Channel Dual Gate Stack Silicon on Nothing Junctionless Transistor“. International Journal of Engineering and Advanced Technology 10, Nr. 6 (30.08.2021): 1–10. http://dx.doi.org/10.35940/ijeat.e2576.0810621.
Der volle Inhalt der QuelleHuang, Peihao. „Design and optimization of CMOS layout structure for improved semiconductor device performance“. Journal of Physics: Conference Series 2649, Nr. 1 (01.11.2023): 012040. http://dx.doi.org/10.1088/1742-6596/2649/1/012040.
Der volle Inhalt der QuelleLazzaz, Abdelaziz, Khaled Bousbahi und Mustapha Ghamnia. „Performance analysis of FinFET based inverter, NAND and NOR circuits at 10 NM,7 NM and 5 NM node technologies“. Facta universitatis - series: Electronics and Energetics 36, Nr. 1 (2023): 1–16. http://dx.doi.org/10.2298/fuee2301001l.
Der volle Inhalt der Quelle