Academic literature on the topic 'Arquitectura de computadores'

Create a spot-on reference in APA, MLA, Chicago, Harvard, and other styles

Select a source type:

Consult the lists of relevant articles, books, theses, conference reports, and other scholarly sources on the topic 'Arquitectura de computadores.'

Next to every source in the list of references, there is an 'Add to bibliography' button. Press on it, and we will generate automatically the bibliographic reference to the chosen work in the citation style you need: APA, MLA, Harvard, Chicago, Vancouver, etc.

You can also download the full text of the academic publication as pdf and read online its abstract whenever available in the metadata.

Journal articles on the topic "Arquitectura de computadores"

1

Neves, Isabel Clara. "Contribuição de Horst Rittel para a abordagem científica ao projecto no início da era computacional." PARC Pesquisa em Arquitetura e Construção 6, no. 1 (March 31, 2015): 39. http://dx.doi.org/10.20396/parc.v6i1.8635025.

Full text
Abstract:
Este artigo desenvolve uma análise sobre parte do contexto cultural e tecnológico que contribuiu para o surgimento do pensamento e prática computacional na arquitectura. Pretende-se questionar e demonstrar a relevância da contribuição de Horst Rittel para a abordagem científica ao Projecto no início da era computacional, durante a sua colaboração como professor na Hochschule für Gestaltung - Ulm, Alemanha, no contexto da análise de métodos científicos associados ao projecto, ainda sem a utilização de computadores. Argumenta-se que nesta Escola, através das ideias desenvolvidas por professores tal como Horst Rittel, criaram-se fundamentos que estão na base das posteriores abordagens computacionais na arquitectura, as quais mais tarde vieram a utilizar a computação não como uma ferramenta de desenho geométrico, mas sim como uma ferramenta de desenho computacional. Algumas destas matérias viriam a ser investigadas e ampliadas anos depois em centros de investigação académicos de departamentos de Arquitectura e Design. Para dar resposta à questão levantada durante a investigação do presente artigo, procedeu-se à análise do material da biblioteca da Escola, encerrada em 1968, que se encontra armazenado no Arquivo e Museu da HfG-Ulm, sendo que a recolha de material original das aulas das disciplinas científicas que Horst Rittel leccionava, proveniente desse Arquivo, foi o eixo metodológico fulcral do presente trabalho. Esta investigação contribuiu assim para clarificar alguns territórios não tão investigados, servindo esta de complemento a uma série de outras investigações que analisam as relações e sinergias entre protagonistas e instituições, que conformaram uma perspectiva computacional na arquitetura nos anos 60. Finalmente, este artigo contribuiu assim para cartografar e estudar o papel do matemático e investigador Horst Rittel, suas ideias distintivas, pelo modo como definiram uma nova abordagem ao projecto, marcadamente influenciada por métodos científicos.
APA, Harvard, Vancouver, ISO, and other styles
2

Chango, Wilson, Fausto Orozco, Jaime Sayago, and Ligia Jácome. "Análisis diseño e implementación de un sistema de respaldo de datos y restauración de la información basado en Software AVAMAR." Revista Científica y Tecnológica UPSE 4, no. 3 (December 19, 2017): 111–21. http://dx.doi.org/10.26423/rctu.v4i3.295.

Full text
Abstract:
El objetivo de esta investigación está en realizar un sistema para el respaldo de la información de ambientes virtuales y de computadores de usuarios finales a través de la red LAN, se cubrió, para este efecto, el análisis, diseño e implementación a nivel de laboratorio, de un sistema de respaldos especializado para dichos ambientes, de esta manera se comprobó así sus prestaciones y su factibilidad de ejecución, desde un punto de vista técnico. AVAMAR, surge como una alternativa de solución para enfrentar los retos de aquellos ambientes de TI en donde los respaldos y recuperación de información demandan ventanas de tiempo menores, respuestas más ágiles de recuperación, respaldo a usuarios finales y máquinas virtuales. La arquitectura y tecnología de esta solución de respaldo y recuperación hace ideal para un estudio referente en el que se muestra todo lo que se puede lograr en el complejo y variado mundo del respaldo de la información. El escenario que se planteó trata de una infraestructura típica que consta de servidores físicos , virtuales, una red LAN y una red SAN, usuarios de computadores de escritorio y laptops; los usuarios finales tenían conectividad hacia los servidores a través de la red LAN, estos equipos de cómputo tenían Windows como sistema operativo, se estableció un ambiente virtual que se ejecutó sobre los servidores físicos, El ambiente planteado fue totalmente operativo y funcional, es decir todos los servicios estuvieron activos y los usuarios podían acceder a los mismos desde la red LAN. A partir de este escenario, se analizó las prestaciones del sistema de respaldos de la información de los usuarios finales y máquinas virtuales, optimizando los recursos como son hardware, software y tiempo de ejecución de las tareas de respaldo y recuperación.
APA, Harvard, Vancouver, ISO, and other styles
3

Correa Lemus, Freddy Alberto, and Bertha Alice Naranjo Sánchez. "Experiencias de la cultura maker en la asignatura arquitectura de computadoras." Revista Boletín Redipe 10, no. 4 (April 1, 2021): 335–46. http://dx.doi.org/10.36260/rbr.v10i4.1275.

Full text
Abstract:
La siguiente propuesta profundiza la necesidad de acercar a los jóvenes hacia las disciplinas ciencia, tecnología, ingeniería, arte y matemáticas, las cuales proponen el acercamiento a la cultura maker. Estas se pueden aprender de diversas formas en el aula desarrollando competencias a través del hacer mas no el ver. De esta manera los estudiantes pueden aprender conceptos teóricos aplicados en el aula, ya que la tecnología contribuye a que desarrollen en ellos cualidades y competencias tempranas que favorecen el emprendimiento, la cultura maker, así como el desarrollo de la investigación científica. En este artículo se describe la experiencia de estudiantes al hacer productos de alta y baja tecnología enfocados a favorecer la inclusión educativa, social y laboral de personas con discapacidad, desde la filosofía de un maker en la asignatura arquitectura de computadoras. La investigación de tipo exploratorio utilizó como instrumento la encuesta en línea a 43 estudiantes y entrevistas a 5 de ellos seleccionados al azar. Los resultados obtenidos permitieron conocer las características de los maker así como la experiencia adquirida en el proceso de aprendizaje donde se resalta que aprender a hacer despierta interés y rompe paradigmas en el proceso de enseñanza aprendizaje, porque se vuelve más real y con un sentido social.
APA, Harvard, Vancouver, ISO, and other styles
4

Caiza-Caizabuano, José R., Verónica P. Tintín-Perdomo, and Hebert L. Atencio-Vizcaino. "Arquitectura en redes informáticas." Polo del Conocimiento 3, no. 7 (July 2, 2018): 24. http://dx.doi.org/10.23857/pc.v3i7.527.

Full text
Abstract:
<p style="text-align: justify;">Teniendo claro que la informática es una ciencia que, con los avances tecnológicos, se vuelve cada vez más compleja; puede inferirse entonces que sus ramas (programación, arquitectura de redes y computadoras, electricidad y electrónica, inteligencia artificial, entre otras) son aún más difusas. La complejidad de las redes informáticas radica en la mezcla de componentes de software y hardware al mismo tiempo. Con el presente artículo se pretende desarrollar el tema de la Arquitectura de Redes Informáticas, básicamente relacionado con un sistema que mediante una infraestructura de interconexión alámbrica o radioeléctrica entre equipos de trasmisión (hardware) y la ejecución de programas y protocolos de comunicación (software), es posible la transferencia de datos, a fines de compartir recursos e información. Este objetivo se estima alcanzar dentro del contexto y desarrollo de una investigación documental a nivel exploratorio, en la que se recurre a material didáctico, accedido de manera física, mediante textos especializados, como también a través de material digital encontrado mediante el motor de búsqueda de Google Académico®. Definitivamente, la idea es que el presente material sirva para aprendizaje básico de cualquier usuario de redes informáticas; asumiendo que estos hoy en día, seguramente tienen una noción de redes informáticas pero que desconocen cómo es que sucede todo ese proceso de envío y recepción de datos a través de impulsos eléctricos, ondas electromagnéticas y similares. Sin embargo, queda a criterio del lector aceptar o rechazar lo aquí expuesto.</p>
APA, Harvard, Vancouver, ISO, and other styles
5

Forero-Guzmán, Alejandro, and Carlos Parra-Rodríguez. "Arquitectura Para la Extracción de Información de Espacios Urbanos." Lámpsakos, no. 7 (June 16, 2012): 9. http://dx.doi.org/10.21501/21454086.840.

Full text
Abstract:
El presente artículo presenta una arquitectura para la extracción de información de espacios urbanos, la extracción de información de espacios urbanos, la cual debe permitir la integración entre los sistemas de visión por computador que procesan imágenes o video con estrategias de bajo nivel, con la interpretación semántica que los humanos hacen de los espacios. En este documento también se presenta la estructura de esta arquitectura y las limitaciones que introducen los sistemas de adquisición con cámaras.
APA, Harvard, Vancouver, ISO, and other styles
6

Ramírez, Cristóbal, César Hernández, Carlos Rojas Morales, Gustavo Mondragón García, Luis A. Villa, and Marco A. Ramírez. "Lagarto I – Una plataforma hardware/software de arquitectura de computadoras para la academia e investigación." Research in Computing Science 137, no. 1 (December 31, 2017): 19–28. http://dx.doi.org/10.13053/rcs-137-1-2.

Full text
APA, Harvard, Vancouver, ISO, and other styles
7

Mar Cornelio, Omar, Bárbara Bron Fonseca, and Fernando Rodríguez Marzo. "METODOLOGÍA PARA LA REUTILIZACIÓN DE LA BASURA TECNOLÓGICA EN LA ASIGNATURA DE ARQUITECTURA DE COMPUTADORAS." UNESUM-Ciencias. Revista Científica Multidisciplinaria. ISSN 2602-8166 5, no. 2 (February 28, 2021): 183–98. http://dx.doi.org/10.47230/unesum-ciencias.v5.n2.2021.397.

Full text
Abstract:
Information and Communication Technologies (ICT) are incorporated into everyday processes in people's practical lives. Man's demands for technology are increasing, significantly reducing the time of use of the media, causing the phenomenon known as technological obsolescence. The problems described above directly impact the environment through garbage dumps, the escape of particles into the seas, among other effects. In Cuba, numerous efforts are being made to reduce the impact on the ecology for which a recycling program has been drawn up through the Raw Materials Company. However, there are components that, due to their nature of construction or composition, are not possible to recycle with the tools that the country currently has. This research describes a solution to the problem posed by creating a methodological proposal aimed at technological reuse. The field of action is the Computer Architecture subject taught in the Computer Science Engineering career, a set of activities is proposed for distribution in the subject contents.
APA, Harvard, Vancouver, ISO, and other styles
8

Dávila-Guzmán, Maria A., Wilfredo Alfonso-Morales, and Eduardo F. Caicedo-Bravo. "Arquitectura heterogénea para el procesamiento de los algoritmos de enjambres." TecnoLógicas 17, no. 32 (January 15, 2014): 11. http://dx.doi.org/10.22430/22565337.197.

Full text
Abstract:
Desde años recientes, el paralelismo hace parte de la arquitectura de las computadoras personales al incluir unidades de co-procesamiento como las unidades de procesamiento gráfico, para conformar así una arquitectura heterogénea. Este artículo presenta la implementación de algoritmos de enjambres sobre esta arquitectura para resolver problemas de optimización de funciones, destacando su estructura inherentemente paralela y sus propiedades de control distribuido. En estos algoritmos se paralelizan los individuos de la población y las dimensiones del problema gracias a la granuralidad del sistema de procesamiento, que además proporciona una baja latencia de comunicaciones entre los individuos debido al procesamiento embebido. Para evaluar las potencialidades de los algoritmos de enjambres sobre la plataforma heterogénea, son implementados dos de ellos: el algoritmo de enjambre de partículas y el algoritmo de enjambre de bacterias. Se utiliza la aceleración como métrica para contrastar los algoritmos en la arquitectura heterogénea compuesta por una GPU NVIDIA GTX480 y una unidad de procesamiento secuencial, donde el algoritmo de enjambre de partículas obtiene una aceleración de hasta 36,82x y el algoritmo de enjambre de bacterias logra una aceleración de hasta 9,26x. Además, se evalúa el efecto al incrementar el tamaño en las poblaciones donde la aceleración es significativamente diferenciable pero con riesgos en la calidad de las soluciones.
APA, Harvard, Vancouver, ISO, and other styles
9

Campos Delgado, David, and Magdalena Picazzo Sánchez. "Los procesos de autoría intelectual implícitos en la segunda era digital." Bitácora Arquitectura, no. 46 (April 21, 2021): 68. http://dx.doi.org/10.22201/fa.14058901p.2020.46.79046.

Full text
Abstract:
<p class="p1">Se revisa la historia y evolución de la introducción de tecnologías asistidas por computadora –como CAD/CAM– a la arquitectura, con el fin de explorar las diferentes posibilidades que se presentan a la disciplina en la segunda era digital, particularmente las implicaciones que estos mecanismos tienen en la concepción de la autoría intelectual.</p>
APA, Harvard, Vancouver, ISO, and other styles
10

Leal Menegus, Alejandro. "HIDE. Dibujo y lenguaje arquitectónico en México en la década de 1990 Un acercamiento a la revista Arquitectura." Academia XXII 9, no. 17 (May 28, 2018): 97. http://dx.doi.org/10.22201/fa.2007252xp.2018.17.64882.

Full text
Abstract:
<p>El objetivo de este artículo es evidenciar el cambio que se produjo enla arquitectura en México en la década de 1990 a partir de dos fenómenos simultáneos; por una parte, el dibujo asistido por computadora y, por otro, la recuperación histórica de la arquitectura del siglo xx, previa a la crisis del racionalismo, la llamada “época heroica”. De forma particular, se busca resaltar la importancia de las perspectivas tipo wireframe y la utilización del comando hide, como indicadores de un cambio en el lenguaje arquitectónico. Como segundo objetivo, se hará un<br />primer acercamiento a la revista Arquitectura, una publicación marcadamente visual que no obstante su corta duración, mostró una red de colaboración entre diversos personajes e instituciones del periodo, así como una temática particular, con una imagen arquitectónica internacional, alternativa, renovada e unificada. Dicha publicación, representa una fuente documental distintiva del periodo en cuestión y da cuenta de un primer momento de la globalización en México.</p>
APA, Harvard, Vancouver, ISO, and other styles
More sources

Dissertations / Theses on the topic "Arquitectura de computadores"

1

Silva, Bernardo Francisco Peralta Pires da. "Um processador com arquitectura MIPS para ensino." Master's thesis, Universidade de Aveiro, 2008. http://hdl.handle.net/10773/2048.

Full text
Abstract:
Mestrado em Engenharia de Computadores e Telemática
A influência da tecnologia digital é extremamente significativa em campos tão diversos como, por exemplo, o das telecomunicações onde as comunicações digitais adquiriram já uma individualidade própria, ou o do controlo onde os processadores digitais ocupam hoje um lugar indispensável. A rápida evolução sentida na última década nas técnicas digitais, nomeadamente no domínio dos mini e micro-computadores, impõe uma constante reestruturação curricular que permita ir além do âmbito limitado das disciplinas de “Arquitectura de Computadores”, “Sistemas Digitais”, “Computação Reconfigurável” ou “Modelação e Síntese de Computadores”, disciplinas estas leccionadas na Universidade de Aveiro aos cursos de Mestrado Integrado de Engenharia em Computadores e Telemática (MIECT) e Mestrado Integrado em Engenharia de Electrónica e Telecomunicações (MIEET). O conhecimento do funcionamento dos computadores é muito importante para permitir que os estudantes de engenharia compreendam alguns conceitos da área de processamento de informação, a adaptabilidade de diversos algoritmos por simples programação, assim como a modularidade inerente aos sistemas digitais. Nesta dissertação é apresentado um método que irá fazer uso dos conhecimentos adestrados nas disciplinas anteriormente mencionadas, aplicando-os de modo a que a aprendizagem em circuitos digitais, computação reconfigurável e arquitectura de computadores, vá para além do uso de software para simulação de um processador: a implementação real em hardware de um processador de arquitectura MIPS utilizando VHDL. As ferramentas desenvolvidas nesta dissertação possibilitam aos alunos projectar, implementar e executar um processador MIPS Single Cycle de 32 bits na placa DETIUA-S3, que contém como componente central a FPGA Spartan3 XC3S400 da Xilinx. Este documento apresenta as várias etapas da evolução das ferramentas criadas: • A implementação de um processador MIPS Single Cycle utilizando a linguagem de descrição de hardware VHDL; • A evolução de um protocolo de comunicação existente para interacção entre a placa DETIUA-S3 e um computador via USB (Universal Serial Bus), tendo sido efectuadas alterações de modo a que permita o total controlo por software do processador desenvolvido; • Uma aplicação, nomeada de “iCmips 1.0”, que faz uso do protocolo de comunicação implementado possibilitando: o O controlo total do processador MIPS desenvolvido, desde efectuar a execução de ciclos de relógio, reset, leitura e escrita de valores no processador; o Configuração da aplicação mediante a arquitectura do processador implementado, como por exemplo, a dimensão das memórias, número de CPIs (Cycles Per Instruction) necessários, nome, dimensão e número de sinais ligados ao protocolo de comunicação, entre outros; o Configuração do conjunto de instruções MIPS assembly que o processador suporta e um assembler interno capaz de interpretar essas instruções (que não sejam do tipo vírgula flutuante); o Um editor de texto embutido que facilita o carregamento e escrita de programas assembly, sua verificação semântica e sintáctica e conversão em código máquina para posterior envio para as memórias de instruções e/ou dados do rocessador implementado. O principal objectivo desta dissertação é então produzir uma nova ferramenta para ensino que possibilite aos alunos a aprendizagem dos mecanismos envolvidos em computação reconfigurável e arquitectura de computadores de uma forma simples, interactiva e cativante. Os resultados obtidos demonstram a viabilidade e funcionalidade do sistema implementado, mas só com o envolvimento dos alunos na realização de exercícios como o desenvolvimento de alguns dos componentes do processador MIPS Single Cycle de 32 bits, inicialmente ocultados pelo professor, ou mesmo o desenvolvimento completo de novos processadores de arquitectura MIPS fazendo uso das ferramentas criadas para comunicação e depuração, se poderá avaliar as potencialidades e carências do projecto desenvolvido. ABSTRACT: The influence of digital technology is extremely significant in fields as diverse as, for example, the telecommunications where digital communications have already gained own individuality, or the control where the digital processors occupy an indispensable place today. The rapid changes experienced in the last decade in digital techniques, particularly in the field of mini and micro-computers, requires a constant curricula restructuring that allows to go beyond the limited scope of the subjects of "Computer Architecture", "Reconfigurable Digital Systems" or "Processor Synthesis and Modeling", disciplines taught at the University of Aveiro within Computer Engineering curriculum and Electrical Engineering curriculum. The knowledge of computer operations is very important to enable engineering students to understand some concepts of information processing, programming and modularity inherent to digital systems. This dissertation presents a method that will deepen the expertise within the mentioned disciplines, so that the learning goes beyond the use of software for simulation of a processor to the actual implementation in hardware of a MIPS processor architecture using VHDL. The tools developed in this dissertation enable the students to design, implement and execute a MIPS Single Cycle 32-bit processor on the DETIUAS3 board, which contains as a central component the Xilinx Spartan3 XC3S400 FPGA. This document presents the various stages in the development of tools created: • Implementation of MIPS Single Cycle 32-bit processor using VHDL hardware description language; • Evolution of an existing communication protocol for interaction between the DETIUA-S3 board and a host computer via USB (Universal Serial Bus), which suffered modifications to be able to control the developed processor by software; • An application named "iCmips 1.0", which uses the communication protocol and allows the following: o Total control of the developed processor: generation of clock cycles, reset cycles, reading and writing values to the processor; o Configuration of software parameters, such as memory size, number of CPI (cycles per instruction), name, size, and number of signals used in communication protocol, etc., according to the implemented processor architecture; o Configuration of instructions supported by MIPS processor and used by an internal assembler; o A text editor, which facilitates writing assembly language programs, provides for syntactic and semantic code verification, and generates machine code that is further loaded to instruction/data memories of the implemented processor. The main aim of this dissertation is to produce a new tool for education, enabling students to learn the mechanisms involved in “Reconfigurable Digital Systems” and “Computer Architecture” in a simple, interactive and engaging way. The results obtained demonstrate the feasibility and functionality of the implemented system but only with the involvement of students (in conducting exercises such as the development of some components of the MIPS Single Cycle 32-bit processor, initially omitted by the teacher, or even the complete task of developing new MIPS processors architectures using the tools created for communication and debugging), it will be possible to evaluate the strengths and weaknesses of the developed project.
APA, Harvard, Vancouver, ISO, and other styles
2

Roque, Vitor Manuel Gomes. "Arquitecturas distribuídas cliente/servidor : CORBA, DCOM e JavaRMI." Master's thesis, Universidade de Aveiro, 1999. http://hdl.handle.net/10773/13036.

Full text
Abstract:
Mestrado em Engenharia Electrónica e Telecomunicações
Na era das comunicações e da multimédia, as Arquitecturas Distribuídas Cliente/Servidor têm vindo a ganhar cada vez mais representatividade no panorama actual do desenvolvimento de aplicações. Verbas avultadas têm sido investidas pelas empresas desenvolventes deste tipo de tecnologia de forma a melhorar o mais possível e no menor espaço de tempo as suas plataformas com o intuito de ganhar a maior representatividade possível na área da computação distribuída. A presente dissertação centra-se precisamente na análise de três das mais importantes arquitecturas distribuídas cliente/servidor disponíveis actualmente no mercado, nomeadamente as arquitecturas CORBA, DCOM e JavaRMI. A escolha destas arquitecturas não foi aleatória e teve como base a sua importância no mercado actual. A primeira - a CORBA - por ser fomentada pelo OMG, organização internacional formada por mais de 800 membros, a segunda - o DCOM - pela importância da empresa que a desenvolve, a Microsoft, devido ao peso desta no mundo da informática e a terceira - a JavaRMI - pela crescente popularidade da linguagem Java. Nesta análise são focados os pontos mais importantes de cada uma das arquitecturas e como é que estes pontos podem ser factores decisivos na escolha das plataformas por parte das organizações. Neste sentido, o segundo capítulo desta dissertação faz uma retrospectiva de tecnologias até se atingir o estado actual, as arquitecturas distribuídas cliente/servidor. Nos terceiro, quarto e quinto capítulos são abordados de forma sucinta as três arquitecturas CORBA, DCOM e JavaRMI respectivamente. No sexto capítulo é apresentada uma comparação das funcionalidades das três arquitecturas no que respeita a: 􀂃 Interoperabilidade. 􀂃 Fiabilidade. 􀂃 Maturidade da Plataforma. Finalmente no sétimo capítulo são apresentadas algumas das conclusões retiradas ao longo desta dissertação.
In the communication and multimedia era, Distributed Client/Server Architectures has come to have more and more representation in the current panorama of application development. Large amounts have been invested by companies that develop this kind of technology in order to improve their platforms as quickly and as much as possible with the objective of gaining as much representation as possible in the area of distributed computation. This dissertation is focussed precisely on the analysis of three of the largest distributed client/server architectures currently available on the market, namely CORBA, DCOM, and JavaRMI. The choice of these architectures was not random but, rather, based on their significance on the current market: the first, CORBA, for being supported by the OMG, an international organization of more than 800 members; the second, DCOM, for the significance of the company that is developing it, Microsoft, due to its weight in the computer world; and the third, JavaRMI, for the increasing popularity of Java language. In this analysis, the most important points of each of the architectures are focussed on, exploring how each of these points can be decisive factors in the choice of platforms on the part of organizations. Accordingly, the second chapter of this dissertation gives a retrospective view of technology up to the current state, distributed client/server architectures. In the third, fourth, and fifth chapters, the three architectures, CORBA, DCOM and JavaRMI, respectively, are dealt with succinctly. In the sixth chapter, a comparison of the functionality of the three architectures is presented with respect to: 􀂃 Interoperability. 􀂃 Reliability. 􀂃 Platform Maturity. Finally, in the seventh chapter, some of the conclusions drawn throughout the dissertation are presented.
APA, Harvard, Vancouver, ISO, and other styles
3

Sanchez-Romero, Jose-Luis. "Arquitectura de procesadores especializados en cálculo geométrico: aplicación a procesos de fabricación." Doctoral thesis, Universidad de Alicante, 2008. http://hdl.handle.net/10045/24824.

Full text
APA, Harvard, Vancouver, ISO, and other styles
4

Ramos, Fernando Manuel. "Proposta de arquitectura e estudo de desempenho de um ISPBX com comutação de pacotes." Doctoral thesis, Universidade de Aveiro, 1991. http://hdl.handle.net/10773/4384.

Full text
Abstract:
Doutoramento em Engenharia Electrónica e Telecomunicações
Esta Tese apresenta uma proposta de um ISPBX em que é utilizada como subsistema de comutação a arquitectura de comutação de pacotes Pseudo-Estrela, e que tem características invulgares no que respeita a modularidade, eficiência e desempenho. A Tese contempla os aspectos fundamentais relacionados com a concepção do sistema proposto, nomeadamente a sua caracterização funcional, a organização dos diferentes componentes, e a descrição pormenorizada do seu funcionamento em ambiente RDIS, no suporte quer a comunicações em modo circuito quer em modo pacote. São ainda sugeridas alterações complementares às descrições publicadas sobre a Pseudo-Estrela necessárias para a sua utilização como subsistema de comutação de um ISPBX, sendo também apresentado um estudo, por simulação, de desempenho, que permite concluir que o sistema tem, nos cenários considerados, um comportamento satisfatório mesmo em situações de carga elevada. Para além dos assuntos já referidos a Tese inclui ainda uma sistematização do problema da comutação integrada de tráfegos síncronos e assíncronos, que contempla a discussão das caraterísticas dos tráfegos de voz e dados, e, ainda, uma revisão de propostas de sistemas e arquitecturas vocacionadas para a integração de serviços. No final da Tese são discutidas as vantagens conceptuais que o sistema proposto apresenta em relação às soluções descritas. A Tese inclui também um capítulo em que são apresentados os conceitos básicos sobre a RDIS, sendo enquadrado o papel dos ISP8Xs no âmbito da RDIS, e indicado o estado actual da normalização nesta área.
APA, Harvard, Vancouver, ISO, and other styles
5

Mestre, Nuno Roberto Pereira. "Comparação do desempenho do FDTD com implementação em CPU e em GPU." Master's thesis, Universidade de Aveiro, 2012. http://hdl.handle.net/10773/10939.

Full text
Abstract:
Mestrado em Engenharia de Computadores e Telemática
O Finite-Difference Time-Domain é um método utilizado em electromagnetismo computacional para simular a propagação de ondas electromagnéticas em meios cujas características podem não ser uniformes. É um método com inúmeras aplicações, e como tal é vantajoso que o seu desempenho possa ser aumentado, de preferência recorrendo a sistemas computacionais de baixo custo. O propósito desta dissertação é aproveitar duas tecnologias emergentes e de relativo baixo custo para aumentar o desempenho do FDTD em uma e duas dimensões. Essas tecnologias são sistemas com processadores Multi-Core e placas gráficas que permitem utilizar as suas características de processamento massivamente paralelo para a execução de código de propósito geral. Para explorar as capacidades de um sistema com processador Multi-Core, o algoritmo originalmente sequencial foi alterado de modo a ser executado em múltiplas threads. Por sua vez, para tirar partido da tecnologia CUDA, o algoritmo foi convertido de forma a ser executado num GPU. Os acréscimos de desempenho obtidos indicam que é vantajoso o uso destas tecnologias comparativamente com implementações puramente sequenciais.
The Finite-Difference Time-Domain is a method used in computational electromagnetics to simulate the propagation of electromagnetic waves in fields that might not have uniform characteristics. It is a method with countless applications and so it is advantageous to increase its performance, preferably using low cost computer systems. The purpose of this thesis is to make use of two relatively low-cost emerging technologies to increase the FDTD performance in one and two dimensions. These technologies are Multi-Core systems and graphics cards that allow the use of its massive parallel processing characteristics to run general purpose code. To make use of a Multi-Core system, the original sequential code was changed to be executed by multiple threads. In order to use the CUDA technology, the algorithm was converted so that it could be executed on the GPU. The performance increase shows that the use of these technologies is advantageous in comparison to pure sequential implementations.
APA, Harvard, Vancouver, ISO, and other styles
6

Valente, Frederico Miguel Goulão. "Static analysis on embedded heterogeneous multiprocessor systems." Master's thesis, Universidade de Aveiro, 2008. http://hdl.handle.net/10773/2180.

Full text
APA, Harvard, Vancouver, ISO, and other styles
7

Cachim, Luís Miguel Barreto. "Análise de Implementações de Qualidade de Serviço em Redes IP." Master's thesis, Universidade de Aveiro, 2002. http://hdl.handle.net/10773/23116.

Full text
Abstract:
Mestrado em Engenharia Electrónica e Telecomunicações
O presente trabalho propõe-se divulgar as mais significativas técnicas de qualidade de serviço utilizadas em redes IP nos dias de hoje, bem como analisar as funcionalidades de alguns produtos da área existentes no mercado. O documento é composto por uma abordagem às principais arquitecturas utilizadas nestes tipo de redes, seguido de uma apresentação de alguns produtos existentes no mercado, uma exposição sobre um trabalho prático realizado com o objectivo de verificar o funcionamento de dispositivos de rede quando funcionam com algumas das tecnologias abordadas neste trabalho e termina com um capítulo de conclusões. No primeiro capítulo fala-se da motivação e objectivos do trabalho, do enquadramento, da metodologia utilizada e da estrutura deste documento. No segundo capítulo faz-se uma abordagem à arquitectura dos serviços integrados e ao RSVP, à arquitectura dos serviços diferenciados, ao MPLS e à norma IEEE802.1p. No terceiro capítulo analisam-se as capacidades de qualidade de serviço em IP do IOS da Cisco Systems, analisa-se o Envio Baseado em Classes da Lucent Technologies, analisam-se produtos dos fabricantes IBM, Fujitsu, Unisphere Networks, Enterasys, Juniper Networks e NEC. Neste capítulo são abordadas as ferramentas de gestão de qualidade de serviço QOS Policy Manager e QOS Device Manager da Cisco Systems. No quarto capítulo é apresentada a descrição de um trabalho prático realizado com IOS para verificação do funcionamento de alguns mecanismos analisados. No quinto capítulo são apresentadas as conclusões deste trabalho. São ainda apresentados três apêndices. O primeiro explica a norma IEEE802.1Q. O segundo são duas tabelas comparativas dos métodos de envio do IOS. O terceiro é um glossário de termos utilizados na arquitectura dos serviços diferenciados.
This work presents the most significant Quality of Service (QoS) technologies used on today´s IP networks and an analysis of technical QoS features of existing products. In this book there is one section dedicated to the main QOS architectures used today in this kind of networks, followed by a presentation of some existing products with QoS capabilities, another section in which it is described the practical work carried on to better understand the presented technologies. It finishes with a section on conclusions. In the first chapter it is exposed the motivation, objectives, how it fits in today’s world, the methodology used and the structure of this work. In the second chapter it is exposed the Integrated Services Architecture and RSVP, the Differentiated Services Architecture, the integration of these two architectures, the MPLS and IEEE 802.1p part of IEEE802.1D standard. In the third chapter several quality of service features of existing products are analysed. These products are the Cisco Systems IOS, Lucent Technologies AccessPoint Class Based Queueing, IBM’s MRS, Nortel switches, Fujitsu routers, Unisphere Networks, Enterasys, Juniper Networks and NEC. Also in this chapter the quality of service management tools Cisco QOS Policy Manager and Cisco QOS Device Manager are introduced. In the fourth chapter it is presented the description of a laboratory session where Cisco Systems IOS was used for the verification of some of the QOS mechanisms presented in the third chapter. In the fifth chapter the conclusions are exposed. Three appendixes are presented. The first explains the IEEE802.1Q standard. The second are two tables for comparing the forwarding mechanisms of IOS. The third is a glossary of differentiated services architecture terms. The book finishes with a references list.
APA, Harvard, Vancouver, ISO, and other styles
8

Corujo, Daniel Nunes. "IEEE 802.21 in heterogeneous handover environments." Master's thesis, Universidade de Aveiro, 2007. http://hdl.handle.net/10773/1913.

Full text
Abstract:
Mestrado em Engenharia de Computadores e Telemática
O desenvolvimento das capacidades tecnológicas dos terminais móveis, e das infra-estruturas que os suportam, potenciam novos cenários onde estes dispositivos munidos com interfaces de diferentes tecnologias vagueiam entre diferentes ambientes de conectividade. É assim necessário providenciar meios que facilitem a gestão de mobilidade, permitindo ao terminal ligar-se da melhor forma (i.e., optando pela melhor tecnologia) em qualquer altura. A norma IEEE 802.21 está a ser desenvolvida pelo Institute of Electrical and Electronics Engineers (IEEE) com o intuito de providenciar mecanismos e serviços que facilitem e optimizem handovers de forma independente da tecnologia. A norma 802.21 especifica assim um conjunto de mecanismos que potenciarão cenários como o descrito acima, tendo em conta a motivação e requerimentos apresentados por arquitecturas de redes futuras, como as redes de quarta geração (4G). Esta dissertação apresenta uma análise extensiva da norma IEEE 802.21, introduzindo um conjunto de simulações desenvolvidas para estudar o impacto da utilização de mecanismos 802.21 em handovers controlados por rede, numa rede de acesso mista composta por tecnologias 802.11 e 3G. Os resultados obtidos permitiram verificar a aplicabilidade destes conceitos a ambientes de próxima geração, motivando também uma descrição do desenho de integração de mecanismos 802.21 a arquitecturas de redes de quarta geração. ABSTRACT: The development of the technological capabilities of mobile terminals, and the infra-structures that support them, enable new scenarios where these devices using different technology interfaces roam in different connectivity environments. This creates a need for providing the means that facilitate mobility management, allowing the terminal to connect in the best way possible (i.e., by choosing the best technology) at any time. The IEEE 802.21 standard is being developed by the Institute of Electrical and Electronics Engineers (IEEE) to provide mechanisms and services supporting Media Independent Handovers. The 802.21 standard specifies a set of mechanisms that enable scenarios like the one described above, considering the motivation and requirements presented by future network architectures, such as the ones from fourth generation networks (4G). This thesis presents an extensive analysis of the IEEE 802.21 standard, introducing a set of simulations developed for studying the impact of using 802.21 mechanisms in network controlled handovers, in a mixed access network composed of 802.11 and 3G technologies. The obtained results allow the verification of the applicability of these concepts into next generation environments, also motivating the description of the design for integration of 802.21 mechanisms to fourth generation networks.
APA, Harvard, Vancouver, ISO, and other styles
9

Borja, Luis Felipe. "Arquitectura de visión y aprendizaje para el reconocimiento de actividades de grupos usando descriptores de movimiento." Doctoral thesis, Universidad de Alicante, 2020. http://hdl.handle.net/10045/111289.

Full text
Abstract:
Según los últimos censos, nuestro planeta tiene cerca de 7.000 millones de habitantes principalmente concentrados en zonas urbanas. Consecuencia de esto las multitudes de personas se congregan en estos sitios, complicando la tarea de supervisión y vigilancia para mantener la seguridad pública en calles, plazas, avenidas y demás. Esto motiva el estudio y mejora de métodos de análisis automático del comportamiento humano. A esta área de investigación se le denomina Análisis del Comportamiento Humano, o Reconocimiento de Actividades Humanas. Gran parte de los trabajos dedicados a este problema se basan en técnicas de visión por computador junto con algoritmos de Machine Learning y, más recientemente, en Deep Learning. En este proyecto de tesis, se ha hecho inicialmente una revisión del estado del arte respecto al tema del análisis y reconocimiento de actividades y comportamientos humanos. En este estudio se han analizado los principales trabajos de machine learning tradicional y deep learning para el tema de la tesis, así como los principales datasets. Se ha visto que no existe un estándar o arquitectura que proponga solución genérica. Por otro lado, la mayoría de trabajos se centran en un determinado rango de individuos, habiendo propuestas para personas individuales, para pequeños grupos, grandes grupos o multitudes. Además, no existe un consenso en la nomenclatura respecto a los grados de complejidad, niveles de comportamiento o, como aquí se denomina, nivel de semántica de las acciones que se realizan. Tras este estudio, se ha propuesto una taxonomía bidimensional que permite clasificar las propuestas en el espacio "número de personas/nivel de semántica", siendo más descriptivo respecto al actual estado del arte y permitiendo ver donde se concentran mayormente los trabajos y cuales los retos aun no resueltos. Tras el estudio del estado del arte, en este trabajo se ha propuesto una arquitectura de visión y aprendizaje para reconocer actividades de grupos usando descriptores de movimiento. Se compone de dos bloques principales, el descriptor de movimiento y el clasificador de actividad. Las arquitecturas de red profunda que se estudian actualmente tienen la bondad de, dados unos datos en crudo (imágenes, secuencias, etc.) tratarlos internamente de forma que devuelvan un resultado, sin necesidad de pre-procesarlos primero. Sin embargo, esto los hace dependientes de los datos de entrenamiento y necesitan grandes datasets para que el entrenamiento sea suficiente. El hecho de introducir un descriptor hace que el espacio de búsqueda se reduzca, y por lo tanto se pueda entrenar con menor número de datos, y además, se pueda independizar la escena (número de individuos, localización de la actividad en el espacio, etc.) del comportamiento en sí. Para el descriptor de la arquitectura se propone en esta tesis como una variante del descriptor Activity Descriptor Vector (ADV), que se denomina D-ADV, y que obtiene dos imágenes del movimiento local acumulado, una UDF (de los movimientos arriba, Up, abajo, Down, y Frecuencia) y otra LRF (de los movimientos Left, izquierda, Right, derecha y Frecuencia). Por otro lado, como instancias de la arquitectura haciendo uso del D-ADV, se proponen el D-ADV-MultiClass para clasificación de múltiples clases. Esta propuesta se basa en utilizar los dos streams UDF y LRF, junto con una red profunda y transfer learning, para reconocer la actividad del grupo. Además, se ha propuesto otra instancia, llamada D-ADV-OneClass, que añade a los dos streams anteriores, otro con información de contexto. Esta última instancia da solución a problemas en los que solo se conoce una clase durante el entrenamiento, y por lo tanto se utilizan técnicas de one-class classification. En la experimentación se ha validado la arquitectura con las dos instancias D-ADV-MultiClass y D-ADV-OneClass utilizando los datasets públicos ampliamente conocidos, como son BEHAVE, INRIA y CAVIAR para multi-class, y para one-class los datasets Ped 1, Ped 2 y Avenue. Los resultados experimentales muestran la capacidad de la arquitectura para clasificar las actividades de los grupos presentados en los datasets. Además, se demuestra que la arquitectura es capaz de tener buenos resultados utilizando datasets con poca cantidad de datos. En este caso, no a partir de la imagen sino de la representación del movimiento. Por último se plantean como trabajos futuros experimentar con otros datasets de mayor tamaño o con otro tipo de datos (peleas callejeras y en rings de boxeo para ver como afecta el contexto en estas situaciones). A medio o largo plazo se realizarán mejoras aumentando y comprobando otras instancias de la arquitectura utilizando múltiples streams de entrada que puedan permitir detectar otros comportamientos.
APA, Harvard, Vancouver, ISO, and other styles
10

Fernández, Redondo Mercedes. "Hacia un diseño óptimo de la arquitectura Multilayer Feedforward." Doctoral thesis, Universitat Jaume I, 2001. http://hdl.handle.net/10803/10374.

Full text
Abstract:
El objetivo de esta Tesis Doctoral ha sido básicamente el de realizar un estudio comparativo sobre los diferentes métodos existentes para resolver diversos aspectos referentes al diseño de la arquitectura de red neuronal Multilayer Feedforward, en problemas de clasificación de redes neuronales.
Los aspectos de diseño de la arquitectura de red neuronal estudiados han sido: codificación de entradas desconocidas, selección de la información de entrada a la red, selección del número de unidades ocultas, influencia en la capacidad de generalización del número de capas ocultas e inicialización de pesos de la red.
Para cada uno de los aspectos se ha realizado un estudio comparativo de los diferentes métodos existentes para resolver dicho problema. Como resultado recomendamos finalmente el uso de los mejores métodos a la hora de realizar una aplicación concreta.
The objective of this Doctoral Thesis was to carry a comparative study on several existent methods in order to solve different aspects of the design of Multilayer Feedforward architecture, in neural networks classification problems.
The aspects of design studied were: handling unknown input information, input selection, selection of the number of hidden units, influence in the generalization capability of the number of hidden layers and weight initialization.
For each one of these aspects, we carried out a comparative study of several existent methods in order to solve the problem. We recommend the use of the best methods in order to develop a concrete application.
APA, Harvard, Vancouver, ISO, and other styles
More sources

Books on the topic "Arquitectura de computadores"

1

OSPF network design solutions. [S.l.]: Cisco Systems, Cisco Press, 1998.

Find full text
APA, Harvard, Vancouver, ISO, and other styles
2

Dayhoff, Judith E. Neural network architectures: An introduction. New York, N.Y: Van Nostrand Reinhold, 1990.

Find full text
APA, Harvard, Vancouver, ISO, and other styles
3

High-performance computer architecture. 3rd ed. Reading, Mass: Addison-Wesley, 1993.

Find full text
APA, Harvard, Vancouver, ISO, and other styles
4

Stone, Harold S. High-performance computer architecture. Reading, Mass: Addison-Wesley Pub. Co., 1987.

Find full text
APA, Harvard, Vancouver, ISO, and other styles
5

High-performance computer architecture. 2nd ed. Reading, Mass: Addison-Wesley Pub. Co., 1990.

Find full text
APA, Harvard, Vancouver, ISO, and other styles
6

Arquitectura de Computadores. McGraw-Hill Interamericana, 1993.

Find full text
APA, Harvard, Vancouver, ISO, and other styles
7

Unknown. Arquitectura De Computadores. UNKNOWN, 1999.

Find full text
APA, Harvard, Vancouver, ISO, and other styles
8

Shen, Peijian. Arquitectura de Computadores. McGraw-Hill Companies, 2006.

Find full text
APA, Harvard, Vancouver, ISO, and other styles
9

Stallings, William. Organizacion y Arquitectura de Computadores. Prentice Hall, 1999.

Find full text
APA, Harvard, Vancouver, ISO, and other styles
10

Edicion Especial Windows 95. Prentice-Hall, 1997.

Find full text
APA, Harvard, Vancouver, ISO, and other styles
More sources

Book chapters on the topic "Arquitectura de computadores"

1

Pérez Muñoz, Ángel Grover, Juan Zamorano, David González Bárcena, and Juan A. de la Puente. "Software y computador embarcado basado en cots para el experimento TASEC-Lab." In XLII JORNADAS DE AUTOMÁTICA : LIBRO DE ACTAS, 714–30. Servizo de Publicacións da UDC, 2021. http://dx.doi.org/10.17979/spudc.9788497498043.724.

Full text
Abstract:
TASEC-Lab es un proyecto desarrollado por estudiantes, con la ayuda de profesores, de los grupos IDR y STRAST de la Universidad Politécnica de Madrid (UPM), que será lanzado a bordo de un globo estratosférico. Su objetivo es caracterizar la transferencia de calor por convección en misiones de este tipo y realizar un estudio del entorno térmico durante las fases de ascenso y flote de la misión. En este artículo se describen los dispositivos y el computador embarcado basados en componentes comerciales (COTS) que han sido empleados en el experimento TASEC-Lab, así como también la arquitectura, metodología y herramientas elegidas para el desarrollo y validación del software de a bordo.
APA, Harvard, Vancouver, ISO, and other styles

Conference papers on the topic "Arquitectura de computadores"

1

Estévez Damas, José Ignacio, Jonay Toledo Carrillo, and Leopoldo Acosta Sánchez. "Arquitectura para la integración de motores de videojuegos en aplicaciones basadas en interfaces cerebro-computador." In XL Jornadas de Automática. Universidade da Coruña. Servizo de Publicacións, 2020. http://dx.doi.org/10.17979/spudc.9788497497169.063.

Full text
APA, Harvard, Vancouver, ISO, and other styles
2

Esquicha Tejada, José, Karina Rosas Paredes, and Leticia Laura Ochoa. "Integración a los procesos de enseñanza aprendizaje de proyectos creativos para la asignatura de Arquitectura del Computador." In The 15th LACCEI International Multi-Conference for Engineering, Education, and Technology: “Global Partnership for Development and Engineering Education”. Latin American and Caribbean Consortium of Engineering Institutions, 2017. http://dx.doi.org/10.18687/laccei2017.1.1.67.

Full text
APA, Harvard, Vancouver, ISO, and other styles
We offer discounts on all premium plans for authors whose works are included in thematic literature selections. Contact us to get a unique promo code!

To the bibliography