Academic literature on the topic 'IP-ядра'

Create a spot-on reference in APA, MLA, Chicago, Harvard, and other styles

Select a source type:

Consult the lists of relevant articles, books, theses, conference reports, and other scholarly sources on the topic 'IP-ядра.'

Next to every source in the list of references, there is an 'Add to bibliography' button. Press on it, and we will generate automatically the bibliographic reference to the chosen work in the citation style you need: APA, MLA, Harvard, Chicago, Vancouver, etc.

You can also download the full text of the academic publication as pdf and read online its abstract whenever available in the metadata.

Journal articles on the topic "IP-ядра"

1

Осипенко, П. Н. "БЛОК ТЕНЗОРНЫХ ВЫЧИСЛЕНИЙ ДЛЯ УСКОРЕНИЯ РАСЧЕТА ИСКУССТВЕННЫХ НЕЙРОННЫХ СЕТЕЙ". Nanoindustry Russia 13, № 5s (2020): 297–300. http://dx.doi.org/10.22184/1993-8578.2020.13.5s.297.300.

Full text
Abstract:
Разработка конфигурируемого IP-ядра тензорных вычислений для ускорения расчета искусственных нейронных сетей (IVA TPU), предназначенного для встраивания в SoC. Приведены характеристики IP-ядра и параметры разрабатываемых микросхем на его основе. Дается описание маршрута программирования IP-ядра IVA TPU.
APA, Harvard, Vancouver, ISO, and other styles
2

Voronov, K. E., K. I. Sukhachev, and D. S. Vorobev. "Development of Control Module Based on a Computing IP-Core." Rocket-space device engineering and information systems 8, no. 1 (2021): 24–38. http://dx.doi.org/10.30894/issn2409-0239.2021.8.1.24.38.

Full text
Abstract:
The article presents the result of the implementation of a synthesized microcontroller in integrated circuits of small FPGAs and a variant of building a control system for an onboard control module based on the developed solution. The possibility of creating a full-fledged microcontroller based on a type 5578TC034 FPGA and more capacious microcontrollers is shown. The description of the structure of the microcontroller, processor core and periphery is given. The processor instruction system is presented. Ip-modules of peripheral devices and some interfaces have been developed. A variant of cre
APA, Harvard, Vancouver, ISO, and other styles
3

Мельник, В., К. Мельник, O. Кузьмич, Н. Багнюк та O. Кравець. "Дослідження покращення внутрішніх та зовнішніх параметрів швидкодії зв’язку на кластері комунікуючих віртуальних машин". COMPUTER-INTEGRATED TECHNOLOGIES: EDUCATION, SCIENCE, PRODUCTION, № 39 (21 травня 2020): 162–74. http://dx.doi.org/10.36910/6775-2524-0560-2020-39-28.

Full text
Abstract:
На кластері віртуальних машин для високопродуктивної обробки даних, який є бінарно сумісним для додатків зі стандартним сокетним інтерфейсом, виявлено покращення внутрішніх та зовнішніх параметрів мережевої швидкодії за допомогою введеного в систему механізму спрощеної комунікації, реалізованого на базі Xen 3.2 та ядра Linux, який демонструє взаємодію віртуальних машин, подібно до організації зв’язку на основі UNIX DOMAIN сокетів. Встановлено, що пропускна здатність між комунікуючими машинами з використанням спрощеного зв’язку зростає приблизно на 2,11 %, ніж для традиційного TCP/IP протоколу,
APA, Harvard, Vancouver, ISO, and other styles
4

Sukhachev, K. I., K. E. Voronov, A. S. Dorofeev, D. A. Shestakov, and A. A. Artyushin. "DEVELOPMENT OF A HIGH-PERFORMANCE COMPUTING SYSTEM BASED ON AN IP-CORE FOR SPACE SCIENTIFIC EQUIPMENT." NAUCHNOE PRIBOROSTROENIE 32, no. 4 (2022): 88–106. http://dx.doi.org/10.18358/np-32-4-i88106.

Full text
Abstract:
The article presents the result of the development and implementation of a universal synthesized processor core based on integrated FPGA circuits of domestic and foreign production. The possibility of creating a high-performance computing system based on a FPGA is shown. The description of the structure of the system, the main processor core and associated modules, is described. The system of processor commands is presented. The process of developing a program for a synthesized controller and a variant of implementing a control system based on the developed controller are presented.
APA, Harvard, Vancouver, ISO, and other styles
5

Пирогов, А. А., Ю. А. Пирогова, С. А. Гвозденко, Д. В. Шардаков, and Э. В. Сёмка. "DEVELOPMENT OF A PROCEDURE FOR DESIGNING DIGITAL AUTOMATES WITH MEMORY ON FPGA." ВЕСТНИК ВОРОНЕЖСКОГО ГОСУДАРСТВЕННОГО ТЕХНИЧЕСКОГО УНИВЕРСИТЕТА, no. 6 (January 10, 2021): 61–68. http://dx.doi.org/10.36622/vstu.2020.16.6.009.

Full text
Abstract:
Программируемые логические интегральные схемы (ПЛИС) - это настраиваемые интегральные схемы, логика которых определяется программированием. ПЛИС производятся полностью в готовом виде, т.е. относятся к стандартной продукции, что сопровождается известными преимуществами - массовым производством и снижением затрат. Благодаря регулярной структуре ПЛИС реализованы с уровнем интеграции, близким к максимально эффективному. Использование ПЛИС позволяет получить устройства, которые могут менять конфигурацию, подстраиваясь под конкретную задачу, благодаря своей гибко изменяемой, программируемой структур
APA, Harvard, Vancouver, ISO, and other styles
6

Пирогов, А. А., Ю. А. Пирогова, С. А. Гвозденко, Д. В. Шардаков, and Б. И. Жилин. "DEVELOPMENT OF RECONFIGURABLE DEVICES BASED ON PROGRAMMABLE LOGIC INTEGRATED CIRCUITS." ВЕСТНИК ВОРОНЕЖСКОГО ГОСУДАРСТВЕННОГО ТЕХНИЧЕСКОГО УНИВЕРСИТЕТА, no. 6 (January 10, 2021): 90–97. http://dx.doi.org/10.36622/vstu.2020.16.6.013.

Full text
Abstract:
Цифровая фильтрация распознаваемых сигналов является непременной процедурой при обнаружении и распознавании сообщений. Под фильтрацией понимают любое преобразование сигналов, при котором во входной последовательности обрабатываемых данных целенаправленно изменяются определенные соотношения между различными параметрами сигналов. Системы, избирательно меняющие форму сигналов, устраняющие или уменьшающие помехи, извлекающие из сигналов определенную информацию и т.п., называют фильтрами. Соответственно, фильтры с любым целевым назначением являются частным случаем систем преобразования сигналов. Пр
APA, Harvard, Vancouver, ISO, and other styles
7

Ocheretna, N. P., Yu I. Guminskiy та I. V. Gunas. "ПОКАЗНИКИ КЛІТИННОГО ЦИКЛУ І ФРАГМЕНТАЦІЇ ДНК-КЛІТИН СЕЛЕЗІНКИ В РАННІ ТЕРМІНИ ПІСЛЯ ТЕРМІЧНОГО ОПІКУ ШКІРИ НА ФОНІ ВВЕДЕННЯ ЛАКТОПРОТЕЇНУ З СОРБІТОЛОМ АБО HAES-LX-5 %". Вісник наукових досліджень, № 1 (28 квітня 2018). http://dx.doi.org/10.11603/2415-8798.2018.1.8627.

Full text
Abstract:
В науковій літературі відсутні дані відносно досліджень особливостей показників клітинного циклу і фрагментації ДНК-клітин селезінки після термічного опіку шкіри на тлі введення інфузійних гіперосмолярних розчинів.Мета дослідження – встановити особливості показників клітинного циклу і фрагментації ДНК-клітин селезінки через 1; 3 і 7 діб після опікового ушкодження шкіри на тлі введення розчинів лактопротеїну з сорбітолом або HAES -LX -5 %.Матеріали і методи. Дослідження виконано на лабораторних білих щурах-самцях масою 155–160 г, отриманих з віварію ДУ “Інститут фармакології та токсикології АМН
APA, Harvard, Vancouver, ISO, and other styles

Dissertations / Theses on the topic "IP-ядра"

1

Перепелицин, Артем Євгенович. "Методи і засоби розроблення мультипараметризовних проектів програмованої логіки для вбудованих систем". Thesis, Національний аерокосмічний університет ім. М. Є. Жуковського "Харківський авіаційний інститут", 2018. http://repository.kpi.kharkov.ua/handle/KhPI-Press/38557.

Full text
Abstract:
Дисертація на здобуття наукового ступеня кандидата технічних наук (доктора філософії) за спеціальністю 05.13.05 "Комп'ютерні системи та компоненти". – Національний технічний університет "Харківський політехнічний інститут", Харків, 2018 р. Дисертаційна робота присвячена розв'язанню важливої науково-технічної задачі, яка полягає в розробленні методів і засобів створення мультипараметризовних проектів програмованої логіки для вбудованих систем. Метою роботи є скорочення кількості необхідних ресурсів, підвищення продуктивності або підвищення надійності вбудованих систем на програмовної логіці з
APA, Harvard, Vancouver, ISO, and other styles
2

Перепелицин, Артем Євгенович. "Методи і засоби розроблення мультипараметризовних проектів програмованої логіки для вбудованих систем". Thesis, Національний технічний університет "Харківський політехнічний інститут", 2018. http://repository.kpi.kharkov.ua/handle/KhPI-Press/38548.

Full text
Abstract:
Дисертація на здобуття наукового ступеня кандидата технічних наук (доктора філософії) за спеціальністю 05.13.05 "Комп'ютерні системи та компоненти". – Національний технічний університет "Харківський політехнічний інститут", Харків, 2018 р. Дисертаційна робота присвячена розв'язанню важливої науково-технічної задачі, яка полягає в розробленні методів і засобів створення мультипараметризовних проектів програмованої логіки для вбудованих систем. Метою роботи є скорочення кількості необхідних ресурсів, підвищення продуктивності або підвищення надійності вбудованих систем на програмовної логіці з
APA, Harvard, Vancouver, ISO, and other styles
We offer discounts on all premium plans for authors whose works are included in thematic literature selections. Contact us to get a unique promo code!